Fachforum für Profis Nr.: EML-4593

EMV-konformes Leiterplatten- und IC-Design in der Entwicklung

EMV-konformes Leiterplatten- und IC-Design in der Entwicklung

  • Einstieg in das EMV-Leiterplatten-Design
  • EMV-Anwendungen passiver Bauelemente
  • Simulationsunterstützte EMV-Analyse
  • Emission und Störfestigkeit von integrierten Schaltkreisen
  • EMV von Schaltnetzteilen
  • High-Speed-Leiterplatten-Design und Signal Integrity Simulation mit Freeware Tools

Dokumente zur Veranstaltung

 Leiterplatten_und_IC_Design_eml4593.pdf

Teilnehmerkreis

  • Ingenieure und Techniker im Bereich Hardwareentwicklung, Leiterplatten- oder EMV-Design
  • Layouter und Entwickler für elektronische Baugruppen mit erhöhten Anforderungen bzgl. EMV- und High-Speed-Anwendungen

nach oben

Fachliche Leitung

Hartwig Reindl

Bereichsleiter EMV, AVL Trimerics GmbH, Regensburg

Herr Reindl ist seit 1989 im Fachbereich EMV tätig. 1995 wechselte er zu Siemens AT nach Regensburg und initiierte dort den zentralen EMV-Design-Support. Ab 2005 war er verantwortlich für die EMC-Engineering Teams und die EMV-Simulation bei der Continental Automotive GmbH. Heute arbeitet er für die Firma AVL Trimerics GmbH und hat die Leitung für den Geschäftsbereich EMV/Simulation.

nach oben

Ihre Referenten

Prof. Dr.-Ing. Günter Keller

Fakultät Elektro- und Medientechnik, Technische Hochschule Deggendorf

 

Dipl.-Ing. Felix Müller

EMC Engineering, Continental Automotive GmbH, Regensburg

 

Dipl.-Ing. (FH) Wolfgang Röhrner

EMV Simulation, AVL Trimerics GmbH, Regensburg

 

Dipl.-Ing. Thomas Steinecke

Principal EMC Design Microcontrollers, Infineon Technologies AG, Neubiberg 

nach oben

Programm

 

1. Tag, 09:00 bis 17:00 Uhr

 

1. Kurze Einführung zum Konzept des Fachforums

Hartwig Reindl

 

2. EMV auf Chipebene: Störaussendung  (Abstract)

  • Emissionsquellen und Maßnahmen zur Störabsenkung

Dipl.-Ing. Thomas Steinecke

 

3. EMV auf Chipebene: Störfestigkeit und Messverfahren

  • Störsenken und Maßnahmen zur Erhöhung der Störfestigkeit
  • IC-EMV-Messverfahren gemäß BISS

Dipl.-Ing. Thomas Steinecke

 

4. Anwendung passiver Bauelemente zur Verbesserung der EMV  

  • Frequenzverhalten passiver Bauelemente
  • Einflüsse der Leiterplatte
  • Beispiele zur Filterdimensionierung

Dipl.-Ing. Felix Müller

 

5. Simulationsunterstützte EMV-Analyse  (Abstract)

  • Simulationstools und Modelle
  • Abbildung der realen Messumgebung in der Simulation
  • Praxisbezogene Simulationsanwendungen für Problemstellungen

Dipl.-Ing. Felix Müller

 

6. EMV von Schaltnetzteilen

  • Funktionsprinzip eines Schaltnetzteils
  • Schaltnetzteiltypen und deren Anwendung
  • Elektromagnetische und parasitäre Eigenschaften
  • Schaltungstechnische und Layout-Maßnahmen

Prof. Dr.-Ing. Günter Keller

 

Stadtführung und gemeinsames Abendessen der Teilnehmer und Referenten

 

2. Tag, 08:30 bis 16:00 Uhr

 

1. EMV auf Leiterplattenebene

  • Stromlaufplan und Bildung von Funktionsgruppen
  • Systematisches Vorgehen zur Designerstellung
  • Analyse verschiedener Masse- und Versorgungssysteme
  • EMV-gerechtes Design von High-Speed-Leitungen, Microcontrollern, ESD
  • Designbeispiele

Hartwig Reindl

 

2. Theoretische Grundlagen zu High-Speed-Design und Signal Integrity (SI)

  • Was ist High-Speed-/Low-Speed-Design?
  • Grundlagen: Leitungsparameter und Eigenschaften digitaler I/Os
  • „High-Speed“-Probleme und -Lösungen: Terminierung, Topologie, Übersprechen
  • Signalintegrität im Entwicklungsprozess
  • Was sind impedanzdefinierte/impedanzkontrollierte Leiterplatten?
  • Einfluss des Lagenaufbaus auf Leitungsimpedanz und Crosstalk
  • Beispiele mit Berücksichtigung spezieller Leiterplattentechnologien
  • IBIS als Basis der Signal Integrity Analyse, Grundsätzliches zu IBIS Modellen

Dipl.-Ing. (FH) Wolfgang Röhrner

 

3. Signal Integrity (SI) in der Praxis

  • Konkretes Simulationsbeispiel mit Freeware Tools

Dipl.-Ing. (FH) Wolfgang Röhrner

 

nach oben

Anforderungen

Grundlagenkenntnisse zur Elektromagnetischen Verträglichkeit (EMV) werden vorausgesetzt. Als Einsteiger in die EMV empfehlen wir das Anwenderforum "Elektromagnetische Verträglichkeit - Grundlagen" von 16. bis 18. September 2014 in Regensburg.

nach oben

Zimmerreservierung

SORAT Insel-Hotel

Telefon    +49 941 81040

http://www.sorat-hotels.com

oder

Tourist-Information Regensburg

Telefon    +49 941 507-4412

http://www.regensburg.de

nach oben

Das Ambiente

Regensburg - das mittelalterliche Wunder Deutschlands! 

Lernen Sie das UNESCO Weltkulturerbe kennen und genießen Sie die bayerische Gastlichkeit.

nach oben

Themenverwandte Veranstaltungen

http://www.otti.de/uploads/media/Elektromagnetische_Vertraeglichkeit_und_Leistungselektronik_01.pdf

nach oben

OTTI-Veranstaltungen